OSTATECZNA AKTUALIZACJA: Zrozum tajemniczą wcześniej falę MOSFET przełączającą falę! @Mario odkrył tutaj główną przyczynę, charakterystyczną dla tak zwanych urządzeń VDMOS , typowych dla wielu MOSFET-ów mocy, takich jak IRF2805.
AKTUALIZACJA: Znalazłem wskazówkę! :)
@PeterSmith wspomina o doskonałym zasobie na temat zrozumienia specyfikacji opłat za bramę w arkuszach danych MOSFET w jednym z poniższych komentarzy.
Na stronie 6, na końcu drugiego akapitu, znajduje się przejściowe odniesienie do idei, że staje się stała (przestaje się zmieniać w zależności od V D S ), gdy v G D > 0. Nie wspomina o mechanizmie , ale pomyślałem o tym, co może się dziać z v G D w kolanie:
I zemsta pistoletu, okazuje się, że wzrasta powyżej 0 V.
Więc jeśli ktoś zrozumie, czym jest ten mechanizm napędowy, myślę, że to byłaby właściwa odpowiedź :)
Dokładnie badam charakterystykę przełączania MOSFET w ramach moich badań konwerterów przełączających.
Skonfigurowałem bardzo prosty układ, taki jak:
Który wytwarza ten przebieg włączenia MOSFET podczas symulacji:
Kolano pojawia się przy spadku napięcia drenu o około 20% na płaskowyżu Millera.
Zbudowałem obwód:
A zakres dość dobrze potwierdza symulację:
Czy ktoś bardziej doświadczony z tranzystorami MOSFET pomoże mi zrozumieć?
Odpowiedzi:
Nachylenie napięcia drenu zależy od pojemności drenu Cgd. W przypadku opadającego zbocza tranzystor musi rozładować Cgd. Oprócz prądu obciążenia rezystora musi on również pochłaniać prąd przepływający przez Cgd.
Ważne jest, aby pamiętać, że Cgd nie jest prostym kondensatorem, ale nieliniową pojemnością, która zależy od punktu pracy. W nasyceniu nie ma kanału po stronie drenu tranzystora, a Cgd wynika z nakładającej się pojemności między bramką a drenem. W obszarze liniowym kanał rozciąga się na stronę drenażu, a Cgd jest większy, ponieważ teraz między bramką a drenem występuje duża pojemność między bramkami.
Gdy tranzystor przechodzi między nasyceniem a regionem liniowym, zmienia się wartość Cgd, a zatem również nachylenie napięcia drenu.
Korzystanie z LTspice Cgd można sprawdzić za pomocą symulacji „punktu pracy DC”. Wyniki można wyświetlić za pomocą „Wyświetl dziennik błędów przypraw”.
Dla Vg 3,92 V Cgd wynosi około 1,3 npF, ponieważ Vds jest wysokie.
Dla Vg 4 V Cgd jest znacznie większy z około 6,5 nF z powodu niższych Vds.
Zmienność Cgd (oznaczonego Crss) dla różnych odchyleń można zobaczyć na poniższym wykresie pobranym z arkusza danych.
IRF2805 jest tranzystorem VDMOS, który wykazuje inne zachowanie dla Cgd. Z internetu :
W pliku modelu można znaleźć następujące wartości
źródło
AKTUALIZACJA: Mario otrzymał poprawną odpowiedź powyżej, więc pozostaw tę tylko dla historycznego zainteresowania. Wygląda na to, że to zachowanie ma związek z tym, że jest VDMOS (podobnie jak wiele mocnych MOSFETów, które zbieram), co może wyjaśniać, dlaczego wiele ogólnych zasobów MOSFET (które koncentrują się na monolitycznych MOSFETACH) nie wspomniało o tym zjawisku.
Ok, gdy już miałem zrezygnować ze zrozumienia, interweby dały mi kęs:
Pochodzi z noty aplikacyjnej IXYS AN-401 , strona 3.
Nie ma za tym wyjaśnienia fizyki urządzenia, ale na razie jestem z tego zadowolony. Ta krzywa dobrze odpowiada przegięciu, które widzę.
Jeśli ktoś ma referencje lub zna fizykę wystarczająco dobrze, aby wyjaśnić powyższą krzywą, byłbym bardzo wdzięczny. Daję prawidłową odpowiedź ciasteczkowi każdemu, kto może :)
źródło
Mam pytanie: dlaczego nachylenie powinno być liniowe?
W rzeczywistości, podczas 150 ns płaskowyżu Millera, oporność kanału MOSFET spada z niemal nieskończoności do bardzo małej wartości. Nawet gdy spada liniowo, napięcie wyjściowe dzielnika utworzone przez R = 100 Ohm i R DS MOSFET nie jest liniowe.
I istnieje nieliniowa zależność R DS od ładunku bramki; nie można go znaleźć w arkuszach danych, ale wiemy, że jest nieliniowy.
Dlatego takie zachowanie jest naturalne.
Moim zdaniem masz naprawdę niezły test konfigurację , jednak nie jest dobrze sterować MOSFET-em mocy ze źródła 50 omów w prawdziwym obwodzie mocy.
źródło